标签专题 · 共 430 篇文章

# 技术解析

关于「技术解析」的技术文章、设计资料与工程师讨论,持续更新。

430
篇文章
1,291
人关注
20,249
次浏览
RK3576J与FPGA并口通信:DSMC/FlexBus技术详解

RK3576J与FPGA并口通信:DSMC/FlexBus技术详解

在工业通信领域,技术革新与突破始终是推动行业发展的核心动力。今天,为大家带来基于DSMC/FlexBus并口的RK3576J与FPGA通信方案,核心板国产化率高达100%,

PolarFire Core FPGA和SoC:成本降低30%的新选择

PolarFire Core FPGA和SoC:成本降低30%的新选择

PolarFireCore器件价格降低30%,同时保留了经典PolarFire系列市场领先的能效、安全性和可靠性 当前市场中,物料清单(BOM)成本持续攀升,开发者需在

STM32对FPGA内存映射详解:大型嵌入式项目高效架构

STM32对FPGA内存映射详解:大型嵌入式项目高效架构

“之前的文章嵌入式基础构架 from andrew@labs介绍了大型嵌入式项目的构架,本文将深入介绍 MCU 到 FPGA 的内存映射方案。” 首先回顾,我为未

窗口电压监控器优化电源性能:详解FPGA内核电压管理

窗口电压监控器优化电源性能:详解FPGA内核电压管理

人们对电池供电的便携式小工具和器件的需求量大增,数字电路的能耗成为一个重要的关注点。计算和处理变得越来越复杂,需要速度更快的器件,例如现场可编程门阵列(FPGA)和其他处理

FPGA 4选1时钟选择:易灵思Ti60F225详解

FPGA 4选1时钟选择:易灵思Ti60F225详解

在trion要实现一个4选1时钟复用或许比较麻烦。但是在钛鑫上已经给出了解决方案。这里以Ti60F225为例来介绍如何实现下面的4选择1时钟选择功能。 在FPGA

FPGA调试:VIO/ILA在Vivado中的应用详解

FPGA调试:VIO/ILA在Vivado中的应用详解

在Vivado中,VIO(Virtual Input/Output)是一种用于调试和测试FPGA设计的IP核,它允许设计者通过JTAG接口实时读取和写入FPGA内部的寄存器

FPGA与高速ADC接口详解:JESD204B标准及应用

FPGA与高速ADC接口详解:JESD204B标准及应用

引言:本文介绍FPGA与高速ADC接口方式和标准以及JESD204与FPGA高速串行接口。 1. 高速ADC与处理器互联需要权衡的因素 如图1所示,ADC模数转换器

高云GW5AT-LV60开发套件:LVDS屏显示与Camera详解

高云GW5AT-LV60开发套件:LVDS屏显示与Camera详解

实现将SC130GS采集的黑白图像数据缓存进DDR3,并以1024*600@60的视频时序输出到LVDS 屏幕显示。其中,DDR3工作频率为600MHz,SC130GS输

PLL技术详解:FPGA中动态调频与展频功能的应用

PLL技术详解:FPGA中动态调频与展频功能的应用

No.1引言 随着现代电子系统的不断发展,时钟管理成为影响系统性能、稳定性和电磁兼容性(EMI)的关键因素之一。在FPGA设计中,PLL因其高精度、灵活性和可编程性而得

FPGA驱动设计:AHT10温湿度传感器详解

FPGA驱动设计:AHT10温湿度传感器详解

概念 传感器输出经过标定的数字信号输出,通过标准的I2C接口传输数据; 相对湿度的分辨率在0.024%RH,工作范围为0~100%RH; 温度值的分辨率在0.0

FPGA详解:从基础概念到广泛应用

FPGA详解:从基础概念到广泛应用

来源:FPGA芯管家 在现代电子科技飞速发展的浪潮中,FPGA(Field Programmable Gate Array,现场可编程门阵列)犹如一颗璀璨的明星,在通信

Altera FPGA PIO IP:Bidir与Inout区别详解

Altera FPGA PIO IP:Bidir与Inout区别详解

PIO IP是FPGA 设计中比较简单常用的IP, 当设置PIO IP的Direction的时候,可以看到有如下4个选项: Input代表这组IO是输入引脚,O

AMD UltraScale FPGA:异步与同步模式详解

AMD UltraScale FPGA:异步与同步模式详解

本文作者:AMD 工程师 Sandy Macnamara 本文讲述了AMD UltraScale /UltraScale+ FPGA 原生模式下,异步模式与同步模式的对

FPGA电机控制:Verilog实现带编码器的双电机系统详解

FPGA电机控制:Verilog实现带编码器的双电机系统详解

借助Verilog,在FPGA中实现了带编码器的两台电机的电机控制系统的RTL级设计。 介绍 借助硬件描述语言 (HDL) Verilog 和 AMD Viv

DE1-SOC开发板实现Chirikov标准映射求解器:加密解密方案详解

DE1-SOC开发板实现Chirikov标准映射求解器:加密解密方案详解

引言 今天继续常春藤名校之一——康奈尔大学的FPGA课程ECE 5760典型案例分享:基于DE1-SOC开发板的Chirikov标准映射求解器。 1. 项目概述

FPGA加速Gzip压缩算法:技术详解与性能提升

FPGA加速Gzip压缩算法:技术详解与性能提升

第一部分 设计概述 /Design Introduction 1.1设计目的 本设计中,计划实现对文件的压缩及解压,同时优化压缩中所涉及的信号处理和计算密集型

FPGA LMS算法自适应滤波器设计详解

FPGA LMS算法自适应滤波器设计详解

‍第一部分 设计概述 自适应滤波是近几十年发展起来的信号处理理论的的新分支。随着人们在该领域研究的不断深入,自适应处理的理论和技术日趋完善,其应用领域也越来越广泛。自适

Agilex 5 FPGA:高性能与低功耗的嵌入式解决方案

Agilex 5 FPGA:高性能与低功耗的嵌入式解决方案

如何为您的应用选择更理想的 DRAM? 对于嵌入式系统工程师而言,选择合适的 DRAM 至关重要,需综合考虑带宽、时延与功耗限制。在近期发布的白皮书中,我们详细比较了主

FPGA TJ375 PLL动态配置详解:最新技术解析

FPGA TJ375 PLL动态配置详解:最新技术解析

TJ375已经支持PLL的动态配置。打开PLL在Advance Settings中的Dynamic Reconfiguration中勾选Enable就可以了。最大可以支持8

Zynq UltraScale+ ZU7EV BZ10开发板:4K图像处理与AI视觉详解

Zynq UltraScale+ ZU7EV BZ10开发板:4K图像处理与AI视觉详解

在边缘智能日益复杂的应用场景中,系统协同能力已成为性能的新衡量维度。 ALINX 近期发布的 BZ10 异构多处理采集计算开发板在这方面的表现十分亮眼。 (